• 注册
  • 查看作者
  • 数字IC设计工程师招聘(内推)

    数字IC设计工程师招聘(内推)

     

    吾爱IC社区招聘板块陆续会不断更新IC半导体行业的职位信息,有很大一部分是朋友公司委托的,特别是数字IC设计方向的,都是特别好的单位,小编才做推荐。而且如果是数字IC方面的朋友,小编可以无偿提供面试指导。

     

    芯翼信息科技(上海)有限公司 

     

    公司简介

    芯翼信息科技于2017年3月在上海张江注册成立,专注于物联网通讯芯片的研发和销售,产品可广泛应用于智慧城市、智慧物流、工业 4.0、智慧农业、可穿戴等领域。

    公司创始人及核心团队来自于美国 Broadcom、Qualcomm、MaxLinear、华为等全球知名芯片公司,毕业于Texas A&M University、北京大学、清华大学、浙江大学、东南大学等海内外知名高校,其中超过80%为硕士以上学历,行业平均工作年限超过10年。公司具有完备且世界领先的芯片研发能力,包括了射频、模拟、算法、数字、软件等领域。

    现公司已获得了知名风投基金及战略大客户的近5000万天使轮投资,估值超过2亿元,并已开始着手布局海外研发,希望以坚实的芯片技术积累推进物联网的腾飞。

    工作地点:上海(浦东新区2号线金科路附近)

     

     

    更多关于芯翼信息科技的信息,可以联系吾爱IC社区的小编(微信ID: ic-backend2018)。

     

    网站链接 创始人之一肖总(肖建宏)领英Profile(最新状态未更新)。其他几位Starter有从博通出来的亿万富翁,也有从高通出来的国家千人计划专家等。

     

    数字电路设计工程师

     

    职位描述:

    1.模块级架构定义与设计

    2.撰写设计规范和报告

    3.模块级 RTL 实现

    4.SoC 集成

    5.系统和模块级的仿真与验证

    6.模块级综合及时序分析

    7.相关模块的 FPGA 验证及芯片测试

    8.基于算法模型的规格及架构定义职位要求:

    1.电子工程学士或硕士, 有 2 到 5 年的数字电路设计经验

    2.扎实的数字模块设计知识(Data-path, Filters, FIFO...)

    3.熟练掌握 Verilog RTL 编码,验证和调试

    4.SOC/FPGA 设计/验证 经验

    5.有 DFT 工作经验者优先

    6.熟悉 System- Verilog 语言者优先

    7.良好的沟通能力,团队合作精神,自我激励。

     

    小编知识星球简介:

    在这里,目前已经规划并正着手做的事情:

    • ICC/ICC2 lab的编写
    • 基于ARM CPU的后端实现流程(已经发布)
    • 利用ICC中CCD(Concurrent Clock Data)实现高性能模块的设计实现(已经发布)
    • 基于ARM 四核CPU  数字后端Hierarchical Flow 实现教程(准备中)
    • 时钟树结构分析
    • 低功耗设计实现
    • 定期在星球布置作业题(星球已经支持布置作业功能)

    数字后端实现时钟树综合(clock tree synthesis)基础篇

    在这里,各位可以就公众号推文的内容或者实际项目中遇到的难题提问,小编会在24小时内给予解答(也可以发表你对数字后端设计实现中某个知识点的看法,项目中遇到的难点,困惑或者职业发展规划等)。

    反正它是一个缩减版的论坛,增强了大家的互动性。更为重要的是,微信有知识星球的小程序入口。星球二维码如下,可以扫描或者长按识别二维码进入。目前已经有六十二星球成员,感谢这六十二童鞋的支持!欢迎各位铁杆粉丝加入!终极目标是打造实现本知识星球全员年薪百万的宏伟目标。(星球的门槛将会越来越高,有需求的朋友趁早上车)

    好了,今天的码字就到这里了,原创不容易,喜欢的可以帮忙转发和赞赏,你的转发和赞赏是我不断更新文章的动力(文章末尾有广告,帮忙点下,谢谢!)。小编在此先谢过!与此同时,吾爱IC社区(52-ic.com)也正式上线了。吾爱IC社区(52-ic.com)是一个专业交流和分享数字IC设计与实现技术与经验的IC社区。如果大家在学习和工作中有碰到技术问题,欢迎在微信公众号给小编留言或者添加以下几种联系方式进行提问交流。

    数字后端实现时钟树综合(clock tree synthesis)基础篇

     

        相关文章推荐

    从数字IC后端设计实现看先进工艺7nm实现的各种挑战

    数字后端设计实现后期碰到这些问题,如何做ECO?

    我是如何在五年内实现年薪60万?

    教你彻底搞懂ARM Cortex-A75 CPU的数字后端实现报告

    这些低功耗设计实现经验,你真的懂了吗?

    深度解析Create_clock与Create_generated_clock的区别

    IR Drop分析之Redhawk分析流程

    CRPR能补偿crosstalk吗?

    原来电路最高工作频率是这么算出来的(STA基础篇)

    数字后端面试问答No.1-3(每日三问)

    教你轻松调DCT和ICC之间Timing与Congestion的一致性

    数字芯片设计实现中修复setup违例的方法汇总

  • 0
  • 0
  • 0
  • 509
  • 单栏布局 侧栏位置: