2019年度国产半导体行业所有投资细节攻略都在这里!

2019年度国产半导体行业所有投资细节攻略都在这里!

IC资讯 6个月前 (12-31) 浏览: 47 评论: 0

2019年度国产半导体行业所有投资细节攻略都在这里!   受智能手机市场趋于饱和及全球贸易摩擦等影响,全球半导体行业从今年第二季度开始出现销售额以及半导体设备出货额的同比增速明显放缓,研究机构认为全球半导体行业已经进入下行周期,对于2019年的半导体行业发展不容乐观。   不过,国金证券认为,虽然中美的贸易战、技术禁售战、多项半导体产品大幅跌价、新 iPhone 销售不振、美元升值及全球

论数字IC设计静态时序分析STA中SOCV和POCV模型及其应用

论数字IC设计静态时序分析STA中SOCV和POCV模型及其应用

静态时序分析STA 6个月前 (12-31) 浏览: 195 评论: 0

   论数字IC设计静态时序分析STA中SOCV和POCV模型及其应用 静态时序分析STA无疑是数字集成电路设计实现方法学中最『漂亮』的模型之一,但是随意着工艺进步,local varition 的随机性及重要性增加,传统STA 的局限性日渐突出。大概在十五年前,SSTA成了一个研究热点,相较于传统的STA,SSTA 不再是针对单一的timing 进行分析,它的分析结果是一个统计分布,通过这个统计

2018年吾爱IC社区论坛总结及展望(文末附年度经典IC设计文章)

2018年吾爱IC社区论坛总结及展望(文末附年度经典IC设计文章)

数字后端培训 6个月前 (12-29) 浏览: 92 评论: 0

2018年吾爱IC社区论坛总结及展望(文末附年度经典IC设计文章) 今天是2018年度最后一个工作日,小编下午还在跑顶层TOP的flow,debug timing,晚上抽空对本年度的工作(本职工作除外)进行了一个小总结以及对2019年度进行了一个展望。同时,小编借此机会提前祝大家元旦快乐。   2018年主要工作成绩   吾爱IC社区微信公众号(id: ic-backend),

币圈神话比特大陆裁员背后的一点思考(比特大陆裁员已完结)

币圈神话比特大陆裁员背后的一点思考(比特大陆裁员已完结)

IC资讯 6个月前 (12-28) 浏览: 289 评论: 0

币圈神话比特大陆裁员背后的一点思考(比特大陆裁员已完结)   事件回顾 12月11日,据以色列商业媒体Globes报道,比特大陆已经关闭了两年前在赖阿南纳(Ra’anana)开设的Bitmaintech Israel研发中心。该研发中心的全部23名员工都将被裁,而负责领导该研发中心的比特大陆副总裁加迪·格里克博格(Gadi Glikberg)也将离职。 12月17日,关于比特大陆裁员的消

指纹芯片供应商思立微大反击了!起诉汇顶侵权:涉及汇顶2018年销量30%-40%

指纹芯片供应商思立微大反击了!起诉汇顶侵权:涉及汇顶2018年销量30%-40%

IC资讯 6个月前 (12-28) 浏览: 19 评论: 0

指纹芯片供应商思立微大反击了!起诉汇顶侵权:涉及汇顶2018年销量30%-40% 在过去的两年中,围绕电容式指纹所展开的价格战持续未止,尤其是到了2018年上半年,此前的指纹芯片龙头企业瑞典FPC也终于扛不住国内厂商的压价,在业绩快速下降之际,最终也加入了价格战中。   在指纹芯片市场青黄交接之际,市场也从“三国杀”(汇顶科技、FPC、思立微)走向了“二人转”(汇顶科技、思立微),FPC节节败退屏

数字IC设计从低速Flash到高速Dram,输出电路设计的不同点

数字IC设计从低速Flash到高速Dram,输出电路设计的不同点

数字前端设计 6个月前 (12-26) 浏览: 82 评论: 0

      数字IC设计从低速Flash到高速Dram,输出电路设计的不同点        这篇文章聊一聊数字IC设计中输入输出(IO)中的输出。大家都知道IO是芯片跟系统交互的直接路径,IO做的好与坏系统很容易就能检测出来。比如输出无法达到VOH/VOL、输出波形爬的太慢或者太快、输出的上升沿或下降沿不对称等等。输出特性的好坏更专业的是用如下的眼图来描述。 图中的阴影部分表示眼睛,眼睛

高扇出网络HFS综合需要考虑的因素

高扇出网络HFS综合需要考虑的因素

逻辑综合DC 6个月前 (12-26) 浏览: 82 评论: 0

高扇出网络HFS综合需要考虑的因素 通常,高扇出网络将被缓冲以减少驱动门上的总负载,和网络的过渡时间。 对于具有相同时序要求的信号,例如时钟网络和复位线,可以使用平衡缓冲树,以减少信号边沿的skew。 通常,需要使用后端工具插入平衡缓冲树。对于时钟和复位网络,建议让Design Compiler暂且不管这些高扇出网络,使用专门的时钟树插入工具做这项工作。 本文将讨论3类高扇出网络: a)时钟网络;

半导体IC行业最新发展动态

半导体IC行业最新发展动态

IC资讯 6个月前 (12-24) 浏览: 13 评论: 0

半导体IC行业最新发展动态   1, 小型IC设计锁定市场,可望明年迎来春意 在2019年晶圆代工产能可望充分供应下,台湾小型IC设计业者的春天似乎真正开始到来。 面对上游晶圆代工厂终于在2018年第4季陆续解除产能不足警报后,今年始终被一线芯片大厂排挤而拿不到足够晶圆代工产能的小型台系IC设计公司,在持续锁定利基产品、利基市场的新品开发策略陆续奏效后,包括新兴的无人商店、物联网、智能语

数字IC后端设计实现培训课程

数字IC后端设计实现培训课程

数字后端培训 6个月前 (12-23) 浏览: 369 评论: 0

数字IC后端设计实现培训课程   自上次小编在公众号推文中提及年后可能要搞数字IC后端培训事宜,特别多粉丝私信想报名参与。对此小编一方面感到很欣慰,很荣幸。这么多人主动来找小编,说明大家是比较信任小编的。另外一方面又深感压力,毕竟如果搞培训,那一定是实战培训,也一定是小编亲自带领大家实战。而实战的数据准备,EDA工具,服务器等问题需要解决。 目前比较棘手的问题是ARM CPU的数据准备(

数字IC设计中的clock gating门控时钟

数字IC设计中的clock gating门控时钟

静态时序分析STA 6个月前 (12-23) 浏览: 679 评论: 0

数字IC设计中的clock gating门控时钟     在数字IC设计中,我们几乎都要用到门控时钟clock gating技术。使用门控时钟这种技术,我们可以改善电路的三个主要性能指标:速度,面积和功耗,特别是芯片的功耗。市场上主流的综合和静态时序分析工具(Design Compiler& PrimeTime)降低了ASIC设计人员使用门控时钟的门槛。     ASIC设计人员主要使用正

切换注册

登录

忘记密码 ?

您也可以使用第三方帐号快捷登录

切换登录

注册

扫一扫二维码分享